【币界】AI+ZK公链 Polyhedra заявляет, что на прошлой неделе завершила оптимизацию рамки Expander. Ключевые улучшения включают: завершение интеграции Prover на GPU с рамкой Expander от конца до конца, Prover теперь может безшовно переключаться между режимами выполнения CPU и GPU через переменные окружения, достигая прозрачного ускорения GPU без дополнительной настройки; оптимизация арифметических примитивов FPGA для устройств Versal HBM, включая добавители и умножители для полей M31Ext3, Goldilocks и BN254, с использованием памяти с высокой пропускной способностью для максимизации пропускной способности и минимизации задержки, что закладывает основу для полного аппаратного ускорения генерации proof на FPGA; первичное тестирование арифметического ядра для проверки правильности функций и расширения пропускной способности.
На этой странице может содержаться сторонний контент, который предоставляется исключительно в информационных целях (не в качестве заявлений/гарантий) и не должен рассматриваться как поддержка взглядов компании Gate или как финансовый или профессиональный совет. Подробности смотрите в разделе «Отказ от ответственности» .
10 Лайков
Награда
10
6
Репост
Поделиться
комментарий
0/400
PessimisticOracle
· 18ч назад
Бык, ускорение GPU, но не знаю, будет ли это стабильно.
Посмотреть ОригиналОтветить0
degenwhisperer
· 18ч назад
Это все, что нужно для улучшения оборудования?
Посмотреть ОригиналОтветить0
AllInAlice
· 18ч назад
Аппаратное обеспечение так сильно улучшилось, На луну!
Polyhedra завершила оптимизацию фреймворка Expander, достигнув ускорения GPU и повышения производительности FPGA
【币界】AI+ZK公链 Polyhedra заявляет, что на прошлой неделе завершила оптимизацию рамки Expander. Ключевые улучшения включают: завершение интеграции Prover на GPU с рамкой Expander от конца до конца, Prover теперь может безшовно переключаться между режимами выполнения CPU и GPU через переменные окружения, достигая прозрачного ускорения GPU без дополнительной настройки; оптимизация арифметических примитивов FPGA для устройств Versal HBM, включая добавители и умножители для полей M31Ext3, Goldilocks и BN254, с использованием памяти с высокой пропускной способностью для максимизации пропускной способности и минимизации задержки, что закладывает основу для полного аппаратного ускорения генерации proof на FPGA; первичное тестирование арифметического ядра для проверки правильности функций и расширения пропускной способности.